SR_FlipFlop: Zurücksetzen/Setzen des Flip-Flop Ein-/Ausgangs

 

SR_FlipFlop Funktionsbaustein

Anschlussplan

Diese Abbildung zeigt den Anschlussplan für den Funktionsbaustein SR_FlipFlop:

G-SG-0030378.3.gif-high.gif

 

 

Funktionsbeschreibung

Der Funktionsbaustein SR_FlipFlop implementiert die Wahrheitstabelle für ein SR-Flip-Flop mit Set-Priorität.

Ein SR_FlipFlop ist ein Flip-Flop mit folgender Wahrheitstabelle:

i_xClk

i_xSet

i_xRst

q_xQ(n+1)

0

X

X

Q(n)

1

0

0

Q(n)

1

0

1

0

1

1

0

1

1

1

1

1

n   ‘n’ ist der aktuelle Status und (n+1) ist der nächste Status.

Er besitzt zwei Eingänge, einen Set-Eingang oder i_xSet zum Setzen und einen Reset-Eingang oder i_xRst zum Zurücksetzen. Weiterhin hat er einen Ausgang q_xQ. Wenn beide Eingänge (Set und Reset) high sind, hat der Set-Eingang Vorrang(i_xSet=1 und i_xRst=1).

Wahrheitstabelle als Timing-Diagramm:

G-SE-0005703.1.gif-high.gif

 

 

Beschreibung der Eingangspins

Diese Tabelle beschreibt die Eingangspins des Funktionsbausteins SR_FlipFlop:

Eingang

Datentyp

Beschreibung

i_xClk

BOOL

TRUE: Taktsignal aktiv.

FALSE: Deaktiviert (Werkseinstellung)

i_xSet

BOOL

TRUE: Setzt den Ausgang des Flip-Flops.

FALSE: Deaktiviert (Werkseinstellung)

i_xRst

BOOL

TRUE: Setzt den Ausgang des Flip-Flops zurück.

FALSE: Deaktiviert (Werkseinstellung)

Beschreibung der Ausgangspins

Diese Tabelle beschreibt die Ausgangspins des Funktionsbausteins SR_FlipFlop:

Ausgang

Datentyp

Beschreibung

q_xQ

BOOL

Flip-Flop-Ausgang