Montaje de los puentes de Rack iPC Universal y Optimized
Puede configurar Rack iPC Universal y Optimized para que se adapten a las necesidades de su aplicación mediante el uso de puentes.
NOTA: Puede ayudarse de unas pinzas de depilar para manipular los puentes.
Los conectores de la placa madre de Rack iPC la enlazan con dispositivos como unidades de disco duro y teclados. Además, la placa tiene una serie de puentes que se utilizan para configurar el sistema para adaptarse a su aplicación. Las tablas siguientes muestran la función de cada uno de los puentes y conectores de la placa. Las últimas secciones de este capítulo ofrecen instrucciones sobre cómo configurar los puentes.
La figura muestra los puentes y conectores de Rack iPC Universal y Optimized:
La tabla enumera los puentes de Rack iPC Universal y Optimized y sus funciones:
Etiqueta |
Función |
---|---|
JFP1 |
Interruptor de alimentación/LED HDD/SMBus/altavoz |
JFP2 |
LED de alimentación y bloqueo de teclado |
CMOS1 |
Borrar CMOS (ajuste predeterminado 1-2) |
PSON1 |
AT(1-2) / ATX(2-3) (ajuste predeterminado 2-3) |
JWDT1+JOBS1 |
Restablecimiento de watchdog y alarma OBS |
JCASE1 |
Conector interruptor antintrusión |
JLVDS1 |
Selector de tensión 3,3 V/5 V/12 V para conector LVDS1 (ajuste predeterminado 1-2, 3,3 V) |
JLVDS_CLT1 |
Selector de control de brillo para analógico o digital (ajuste predeterminado 1-2, analógico) |
JEME1 |
Puente para deshabilitar Intel AMT |
JMECLR1 |
Ajuste Borrar AMT |
JUSBPWR1 |
Interruptor de alimentación de puerto USB 0-1 entre +5 Vsb y +5 V |
JUSBPWR2 |
Interruptor de alimentación puerto USB 2-3 entre +5 Vsb y +5 V |
JUSBPWR3 |
Interruptor de alimentación puerto USB 4/5/8/9 entre +5 Vsb y +5 V |
JUSBPWR4 |
Interruptor de alimentación puerto USB 10/11/12/13 entre +5 Vsb y +5 V |
La placa madre de Rack iPC cuenta con un puente que puede borrar los datos de CMOS y restablecer la información del BIOS del sistema. Normalmente este puente debe colocarse entre los pines 1 y 2. Si desea restablecer los datos de CMOS, coloque CMOS1 conectando los pines 2 y 3 durante unos segundos, y luego vuelva a colocar el puente conectando los pines 1 y 2. Con este procedimiento se restablece la configuración predeterminada del CMOS.
En esta tabla se muestra el borrado de datos de CMOS:
Función |
Ajuste del puente |
---|---|
Conservar los datos de CMOS (ajuste predeterminado) |
![]()
|
Borrar los datos de CMOS |
![]()
|
JLVDS1-2: Selector de alimentación LCD 3,3 V/ 5 V/ 12 V
En esta tabla se muestra el selector de alimentación LCD:
Pines conectados |
Resultado |
---|---|
JLVDS2, 1-2 |
Puente para +3,3 V |
JLVDS2, 2-3 |
Puente para +5 V |
JLVDS1, 2 JLVDS2, 2 |
Puente para +12 V |
JUSBPWR1-4 (conector de selección de alimentación USB)
La figura muestra el conector de selección de alimentación USB:
Ajuste predeterminado: pin 2-3 (+5 V)
La tabla describe el conector de selección de alimentación USB:
Pin |
Nombre del pin |
---|---|
1 |
+V5_DUAL |
2 |
+V5_USB |
3 |
+V5 |
La figura muestra el conector de selección COM3:
PSON1: selector de modo ATX, AT
La tabla describe el selector de modo ATX/AT:
Pin conectados |
Resultado |
---|---|
1–2 |
Modo AT |
2-3 (ajuste predeterminado) |
Modo ATX |
Salida del temporizador del watchdog y opción de alarma OBS
La tabla describe la salida del temporizador y la opción de alarma:
Pin |
Nombre del pin |
---|---|
1 |
+5 V |
2 |
NC |
3 |
NC |
4 |
SIO_WG |
5 |
SIO_IRRX |
6 |
SRST# |
7 |
GND |
8 |
ERR_BEEP |
9 |
SIO_IRTX |
10 |
OBS_BEEP |
Selector de modo de actualización de ME del BIOS
El puente JME1 permite que los usuarios seleccionen la actualización del BIOS libremente sin protección de bloqueo cuando se utiliza ADVSPI o con protección de bloqueo.
Función |
Ajuste del puente |
Protección del BIOS |
Control de acceso a la región maestra |
Herramienta de actualización |
Versión ME |
Función ME después de la actualización |
Ajuste |
Estado de funcionamiento de JME1 PWR |
---|---|---|---|---|---|---|---|---|
Producción* |
(1-2) pines conectados |
Ninguna |
FF |
ADVSPI |
actualizado |
Enlace/control remoto |
valor predeterminado |
CA encendido/espera |
– |
Bloqueo lectura:0B Escritura:0A |
ADVSPI |
No actualizado |
Enlace/control remoto |
Petición OEM |
CA encendido/espera |
– |
|
Modo fabricación |
(2-3) pines conectados |
Ninguna |
FF |
ADVSPI |
Actualizado |
Ninguna |
Ninguna |
Ninguna |
* En el modo de producción predeterminado, no hay protección de bloqueo para el BIOS. El ajuste de control de acceso a la región maestra es FF; los usuarios pueden actualizar el BIOS completo con la herramienta ADVSPI. La función es la misma que el modo de fabricación. La función BIOS ME (motor de administración) mantiene el enlace/control remoto. El puente puede establecerse con el estado PWR CA desactivado; no puede establecerse con el estado PWR en espera.
En modo de producción con protección de bloqueo para el BIOS, el ajuste de control de acceso a la región maestra es Lectura:0B, Escritura:0A. Los usuarios no pueden actualizar el firmware del BIOS ME libremente. La función BIOS ME (motor de administración) mantiene el enlace/control remoto. Este ajuste sólo es para peticiones de proyecto OEM. El puente puede establecerse con el estado PWR CA desactivado; no puede establecerse con el estado PWR en espera.
En modo de fabricación, el BIOS no tiene la función de protección de bloqueo. El ajuste de control de acceso a la región maestra es FF; los usuarios pueden actualizar el BIOS completo con la herramienta ADVSPI. No obstante, la función BIOS ME no guarda el enlace/control remoto después de actualizar el BIOS.
La placa madre de Rack iPC contiene un puente que proporciona un sensor de apertura del chasis. El zumbador de la placa madre suena cuando se abre el chasis.
Tabla de rutas de acceso del bus PCI
AD Ranura PCI INT |
PCI1 |
PCI2 |
---|---|---|
AD16 |
AD21 |
|
A |
A |
F |
B |
B |
G |
C |
C |
H |
D |
D |
E |
Montaje de las pinzas de contacto de puente
Paso |
Acción |
---|---|
1 |
Desconecte la alimentación. |
2 |
Inserte el puente. |
La tabla describe el ajuste de alimentación de LVDS (Señalización del diferencial de baja tensión):
CN17 |
Alimentación LVDS |
---|---|
Ajuste |
Función |
1-3 2-4 |
El VDD_DSUB (pin 7 y pin 20) del pin LVDS es 5 V CC |
3-5 4-6 |
El VDD_DSUB (pin 7 y pin 20) del pin LVDS es 3,3 V CC |
La tabla describe la configuración para el ajuste de borrado de CMOS:
CN3 |
Borrar CMOS |
---|---|
Ajuste |
Función |
– |
Normal (ajuste predeterminado) |
1-2 |
Borrar CMOS |